مقاله ترجمه شده طراحی یک آمپلیفایر عملیاتی دو مرحله ای CMOS دارای سرعت بالا، نویز کم و توان پایین کد محصول : 96021222 DESIGN HIGH SPEED, LOW NOISE, LOW POWER TWO STAGE CMOS OPERATIONAL AMPLIFIER

سال انتشار: 2014


چکیده:

هدف این مقاله، طراحی تقویت کننده عملیاتی دارای ولتاژ پایین، توان پایین و با بهره بالای استفاده شده برای آپ­امپ CMOS جبران شده با سرعت بالا است که پارامترهای مدار حلقه باز را برای بدست آوردن بهره افزایش یافته، زمان نشست و ثبات حلقه بسته مشخص می ­کند. آپ‌اَمپ در فناوری استاندارد CMOS دیجیتال 18/0 میکرومتری طراحی شده است. آپ‌اَمپ با سرعت بالا و نویز کم با استفاده از فناوریCMOS 180 نانومتری طراحی شده و آن را نمایش می­ دهد. سرعت چرخشی تا 17 ولت/میلی ثانیه و حاصل ضرب بهره در پهنای باند تا 63 مگاهرتز، حاشیه بهره 80 دسی­بل، حاشیه فاز 77 دسی­بل، عملکرد آمپ­اپ در ولتاژ منبع تغذیه 8/1 ولتی هستند.


کلمات کلیدی اصلی این محصول: مقاله آمپلیفایر ، مقاله آپ امپ ، دانلود مقاله آمپلیفایر ،  دانلود مقاله آپ امپ

کلمات کلیدی انگلیسی:  Two Stage OP-Amp high speed low noise OP-Amp Circuit  , Op-Amp , Phase Margin, gain margin , precision circuit

صفحات فارسی : 10
صفحات انگلیسی : 5
بلافاصله پس از پرداخت، لینک دانلود را مشاهده خواهید کرد.
یک نسخه از لینک دانلود، به ایمیل شما ارسال خواهد شد.